PSpice-Home

über PSpice

Simulation und
Messung im
Vergleich

PSpice-Beispiele
Gleichrichter
Spannungs-
verdoppler
Spannungs-
stabilisierung
BJT-Grund-
schaltungen
Fet-Grund-
schaltungen
OpAmp-Grund-
schaltungen
Kippstufen
NF-Endstufen
Oszillatoren
Filter
Regler und
Regelstrecken
Kennlinien
Konstantstrom-
quellen

Regelungstechnik
mit PSpice

Analog Behavior
Modeling (ABM)

dies und das

Tipps und Tricks

PSpice-Links

PSpice-Literatur

Kontakt

Lösungen zu
den Aufgaben
des Buches
Robert Heinemanns PSPICE-Seiten


Durch Anklicken der folgenden (blauen) Links können Sie Simulationsbeispiele zu Schaltungen mit Feldeffekt-Transistoren auswählen:

Fet1: Source-Schaltung mit N-Kanal-JFetFet5: CMOS-Inverter
Fet2: Drain-Schaltung mit N-Kanal-JFetFet6: CMOS-NAND-Glied
Fet3: Drain-Schaltung mit N-Kanal-MOSFetFet7: CMOS-NOR-Glied
Fet4: Drain-Schaltung mit P-Kanal-MOSFetFet8: 120 W MOSFet-Endstufe




Beispiel Fet2:
PSpice-Simulation einer Verstärkerstufe in Drainschaltung mit N-Kanal-JFet

Bild 1 zeigt eine Drainschaltung mit einem N-Kanal-JFet 2N3819. Die Drainschaltung ist bei Feldeffekttransistoren das, was die Kollektorschaltung bei Bipolartransistoren darstellt: Ein Impedanzwandler. Mit Hilfe der Eingangskennlinie des 2N3819 (vgl. Beispiel zur Source-Schaltung) wurde die für maximale Aussteuerung erforderliche Gate-Source-Spannung als Ugs = -0,87 V ermitelt. Bild 1 zeigt die Schaltung mit Strom und Spannungen im Arbeitspunkt.



Schaltung
Bild 1: Verstärkerstufe in Drainschaltung



Bild 2 zeigt die Ein- und Ausgangsspannung. Wie zu erwarten ist die Ausgangsspannung etwas kleiner als die Eingangsspannung.


Ein- und Ausgangsspannung
Bild 2: Eingangsspannung und Ausgangsspannung der Drainschaltung von Bild 1




Download der Simulationsdateien zur Drain-Schaltung mit N-Kanal-JFet:

Falls Sie die Schaltung simulieren möchten, sich aber vor der Zeichenarbeit scheuen, oder falls Sie mit dem Simulationssetup nicht zurecht kommen, können Sie hier die Drain-Schaltung von Bild 1 mit fertigem Simulationssetup im SCHEMATICS- oder im CAPTURE-Format herunterladen. Zur Simulation benötigen Sie die Euromodifikationen zu PSpice, die Bestandteil meines Buches sind.

Damit Sie nach der Simulation automatisch die vorgefertigten Probe-Diagramme erhalten, müssen Sie vor dem Start der Simulation in SCHEMATICS die Option ANALYSIS/PROBE SETUP/RESTORE LAST PROBE SESSION wählen, bzw in CAPTURE im Fenster SIMULATION SETTINGS die Option PROBE WINDOW/SHOW/LAST PLOT.

Für CAPTURE ab V10:
Laden Sie die unten angebotene selbstex- trahierende ZIP-Datei jfet_drain_cap.exe herunter und starten Sie dann die Entpackung durch Doppelklick auf den Dateinamen. Das Entpackprogramm schlägt Ihnen zum Aufbewahren der entpackten Dateien den Ordner PSpice-Beispiele vor. Ein guter Vorschlag. Starten Sie anschließend aus CAPTURE heraus jfet_drain.opj:

Laden Sie hier jfet_drain_cap.exe (36 kB)


Für SCHEMATICS:
Laden Sie die unten angebotene selbstex- trahierende ZIP-Datei jfet_drain_sch.exe herunter und starten Sie dann die Entpackung durch Doppelklick auf den Dateinamen. Das Entpackprogramm schlägt Ihnen zum Aufbewahren der entpackten Dateien den Ordner PSpice-Beispiele vor. Ein guter Vorschlag. Starten Sie anschließend aus SCHEMATICS heraus jfet_drain.sch:

Laden Sie hier jfet_drain_sch.exe (28 kB)



Zurück nach: oben